Junior Schreiberling
Date of registration: Oct 7th 2004
Location: Hannover
Occupation: 1. Semester M.Sc. Informatik
Quoted
Original von SUPERDIM
Den Endzustand der Schaltung darf kein automatischer oder manueller Takt beeinflussen.
Demnach müsste es verboten sein, per Hand dafür zu sorgen, dass eine bestimmte Anzahl an Takten erzeugt werden.
Quoted
Original von Teklan
Wie soll ich aber vor allem Punkt 3 realisieren? Soll ich am Ende des Rechenalgorithmus beide Register mit (S0=S1=low) einfach sperren?
Wie kann ich die FFs so miteinander kombinieren, dass sie den vierten Rechenschritt "erkennen"? Soll ich einen Zähler mit den FFs realisieren?
Quoted
Original von Dude
Kannst beide auf dem Digiboard offen aka unbeschaltet lassen.
Quoted
Original von ctk
Falls R und S wirklich jew. negierte Preset und Clear Eingänge sind, müssen für den normalen Betrieb beide auf 1.
Quoted
Original von Teklan
Für den normalen Betrieb von den JK-FFs auf dem Digiboards kann man den S und R-Eingang also unbeschaltet lassen, stimmts?
Quoted
Andere Frage: Warum wird das Clock-Signal für die JK-FFs negiert? Der Funktion meiner Schaltungs tut es nämlich nichts zur Sache, wenn das Signal auch mal nichtnegiert angelegt wird.